DDS的典型系统构成如下图所示,其核心的器件就是FPGA和高速的DAC。如果能够产生信号频率在20MHz以内的信号已经可以满足行业里80%的应用场景,这样的系统构成也相对比较便宜。
如果要产生20MHz以内的模拟信号,因此我们需要转换频率为200Msps,为实现一定的模拟信号的SFDR,并考虑到系统的成本,我们希望DAC的分辨率为10位-14位。
下面表格列出了为能够满足系统需求的主要的器件型号,它们分别来自Analog Devices、Texas Instruments和Maxim Integrated。这个表格列出了高速DAC的关键参数指标,可以方便对比。
* 28 TSSOP: 9.7mm * 6.4mm
* 48 QFN:7mm * 7mm
* 28 SOIC: 18mm * 10.6mm
* 32 LFCSP:5mm*5mm
Copyright © 2013 深圳市奥伟斯科技有限公司版权所有 All Right Reserved ICP备:粤ICP备12049165号